2021.11.01 09:00

Intel執行長Pat Gelsinger宣稱Intel不但未來10年能延續摩爾定律,甚至能帶來2倍的開發速度

ADVERTISEMENT

由Intel共同創辦人Gordon Moore提出的摩爾定律已經預估半導體產業發展近60年,Intel現任執行長Pat Gelsinger在Intel Innovation 2021開幕演說中重申摩爾定律還活得很好!

電晶體密度每2年增加1倍

根據維基百科記載,Gordon Moore於1965年4月19日在《電子學雜誌》(Electronics Magazine)發表的文中提到,半導體晶片上整合的電晶體和電阻數量將每年增加1倍。並在1975年發表於IEEE國際電子元件大會的論文中,根據當時的實際情況將摩爾定律進行為「每2年增加1倍」。

在摩爾定律提出將近50年的歷程後,半導體製程越來越接近物理極限,讓電晶體尺寸難以繼續縮小,因此讓摩爾定律是否能持續預測半導體發展遭到質疑,Pat Gelsinger則在Intel Innovation 2021開幕演說發表了最新的分析。

ADVERTISEMENT

開幕演說影片的16分鐘40秒處,Pat先幫大家復習了一下1972到2021年間,Intel製程工藝的發展的軌跡。

影片摘要如下方圖文所示,也建議讀者先閱讀筆者撰寫的《半導體製程怎麼命名比較好?Intel:遵照摩爾定律走就對了》與《Intel發表全新製程節點命名規則,2024年開始2nm節點量產》文,以瞭解背景知識。

ADVERTISEMENT

ADVERTISEMENT

ADVERTISEMENT

▲2021年最新的Alder Lake處理器,將採用改變命名規則的Intel 7節點。

新一代革命即將到來

在Intel 2020年的架構日,就曾介紹過RibbonFET、PowerVia這2項會再次顛覆電晶體設計的技術,Pat Gelsinger宣稱這不但會讓Intel在未來10年能夠延續摩爾定律,甚至能帶來2倍於摩爾定律的開發速度。

RibbonFET是環繞式閘極(GAAFET)的實作,能夠讓原本FinFET技術中通道周圍只有3面與閘極接觸的情況,提升為4面都與閘極接觸,可以強化電路控制能力並有效提高時脈,同時降低漏電。

PowerVia則是將傳統電晶體中訊號與電力線路分離,並將電力線路放在由原本穿雜於晶圓內部移動到晶圓背面,也能發揮降低訊號干擾並提高時脈,以及降低漏電的效果。

▲Pat Gelsinger宣稱摩爾定律不死(Moore’s law is alive and well.),而且在未來10年內發展速度可能超車摩爾定律當初的預測。

▲更多RibbonFET與PowerVia的介紹,可以參考這支影片的詳細說明。

我們很快就會在11月4日看到採用Intel 7節點製程的Alder Lake處理器的真正效能實力,而預計於Intel 20A節點製程導入的RibbonFET與PowerVia是否會引爆技術革命,就讓我們繼續看下去。

ADVERTISEMENT